Title of article :
Two gates are better than one [double-gate MOSFET process]
Author/Authors :
Solomon، نويسنده , , P.M.، نويسنده , , Guarini، نويسنده , , K.W.، نويسنده , , Zhang، نويسنده , , Y.، نويسنده , , Chan، نويسنده , , K.، نويسنده , , Jones، نويسنده , , E.C.، نويسنده , , Cohen، نويسنده , , G.M.، نويسنده , , Elena N. Krasnoperova، نويسنده , , A.، نويسنده , , Ronay، نويسنده , , M.، نويسنده , , Dokumaci، نويسنده , , O.، نويسنده , , Hovel، نويسنده , , H.J.، نويسنده , , Bucchignano، نويسنده , , J.J.، نويسنده , , Cabral، نويسنده , , C.، نويسنده , , Jr.، نويسنده , , Lavoie، نويسنده , , C.، نويسنده , , Ku، نويسنده , , V.، نويسنده , , Boyd، نويسنده , , D.C.، نويسنده , , Petrarca، نويسنده , , K.، نويسنده , , Yoon، نويسنده , , J.H.، نويسنده , , Babich، نويسنده , , I.V.، نويسنده , , Treichler، نويسنده , , J.، نويسنده , , Kozlowski، نويسنده , , P.M.، نويسنده , , Newbury، نويسنده , , J.S.، نويسنده , , DʹEmic، نويسنده , , C.P.، نويسنده , , Sicina، نويسنده , , R.M.، نويسنده , , Benedict، نويسنده , , J.، نويسنده , , Wong، نويسنده , , H.-S.P.، نويسنده ,
Issue Information :
روزنامه با شماره پیاپی سال 2003
Pages :
15
From page :
48
To page :
62
Abstract :
A planar self-aligned double-gate MOSFET process has been implemented where a unique sidewall source/drain structure (S/D) permits self-aligned patterning of the back-gate layer after the S/D structure is in place. This allows coupling the silicon thickness control inherent in a planar, unpatterned layer with VLSI self-alignment techniques and also gives independently controlled front and back gates. The demanding structure led to process innovations primarily in front-end CMP, where planarity within 5 nm was achieved on an 8-in diameter wafer as well as in silicided silicon source/drain sidewalls, with minimal encroachment of the silicide. Double-gate FET (DGFET) operation is demonstrated, with good transport at both interfaces. Dense circuit layouts are achieved with multifinger devices, and logic inverters with back-gate-controlled load current as well as NOR logic using the two gates of a single transistor as inputs are demonstrated.
Journal title :
IEEE Circuits and Devices Magazine
Serial Year :
2003
Journal title :
IEEE Circuits and Devices Magazine
Record number :
397527
Link To Document :
بازگشت