شماره ركورد كنفرانس :
3190
عنوان مقاله :
ارايه طرح ديجيتالي و معماري سخت افزاري براي پردازشگر سيگنال رادارHigh PRF بر مبناي تراشه FPGA
پديدآورندگان :
فيروزي، محمدجواد دانشگاه علوم و فنون هوايي شهيد ستاري , دليلي اسكويي، حميدرضا دانشگاه علوم و فنون هوايي شهيد ستاري - دانشكده تحصيلات تكميلي , فاطمي مفرد، رضا دانشگاه صنعتي مالك اشتر - دانشكده مهندسي برق
كليدواژه :
نرم افزار سيستم ژنراتورXSG , پردازش پالس داپلر , تراشه FPGA , كلاتر , رادار با فركانس تكرار پالس بالا
عنوان كنفرانس :
سومين كنفرانس ملي دستاوردهاي نوين در برق و كامپيوتر و صنايع
چكيده فارسي :
امروزه طراحي و بكارگيري رادارهاي با فركانس تكرار پالس بالا به دليل مزايايي كه در ارسال توان متوسط بالا و مقابله با كلاترهاي گسترده و جمينگ دارند[1]، بسيار مرسوم است اما همواره طراحي و پياده سازي ديجيتالي پردازشگرهايي كه بتوانند محدوده ديناميكي بالاي سيگنال ورودي اينگونه رادارها را پوشش دهند، با چالشهايي همراه بوده است. در اين مقاله روشي براي طراحي ديجيتالي و تعيين معماري سخت افزاري پردازشگر سيگنال رادار HPRF نوعي ارايه مي گردد، اين روش مبتني بر استفاده از نرم افزار ارايه شده توسط شركت زايلينكس به نام XSG مي باشد كه امكان طراحي و توسعه ساده تر پردازشگرهاي ديجيتال مبتني بر تراشه FPGA را در محيط نرم افزار سيمولينك متلب فراهم آورده است[2]. نتايج شبيه سازي سخت افزاري و مقايسه خروجي هاي آن با پردازشگر آنالوگ رادار نوعي، بيانگر طراحي مناسب اين پردازشگر براي يك رادار HPRF مي باشد.