شماره ركورد كنفرانس :
5370
عنوان مقاله :
بهبود سرعت مبدل هاي تقريب متوالي با استفاده از ساختار درهم تنيدگي زماني
پديدآورندگان :
فاطمي بهبهاني اسماعيل گروه مهندسي برق، دانشكده مهندسي، دانشگاه صنعتي خاتم الانبياء بهبهان، بهبهان.
كليدواژه :
افزونگي نيم بيت , در هم تنيدگي زماني , كاليبراسيون , مبدل رجيستر تقريب متوالي (SAR-ADC) , مبدل ديجيتال به آنالوگ (DAC).
عنوان كنفرانس :
اولين كنفرانس بين المللي پژوهش ها و فناوري هاي نوين در مهندسي برق
چكيده فارسي :
پژوهش هاي اخير در توسعه مبدلهاي آنالوگ به ديجيتال رجيستر تقريب متوالي (SAR ADCs) از نظر معماري و عملكرد اين مبدل قابل توجه است. ساختار اين مبدل به دليل غير ضروري بودن تقويت كننده هاي عملياتي، براي فرآيندهاي جديد CMOS مطلوب و مناسب به نظر مي رسد. مبدل هاي SAR با استفاده از ساختار درهم تنيدگي زماني مي توانند دستيابي به سرعت تبديل بسيار بالا و با وضوح 8 بيت را فراهم سازند. همچنين اين مبدل براي دقت 10 بيت با سرعت چند صد كيلو نمونه بر ثانيه در كاربردهاي با مصرف انرژي بسيار كم، نظير گرههاي شبكه هاي حسگر بيسيم قابل استفاده است. اين مقاله ضمن بررسي نوآوريهاي جديد در مبدل SAR ، مصرف كم اين مبدل و ساير مزاياي آن براي استفاده در بسياري از فرآيندهاي مدرن CMOS را بررسي مي كند.