شماره ركورد كنفرانس :
5421
عنوان مقاله :
طراحي جبرانسازي فركانسي تقويت كننده دو طبقه CMOS OTA، قابل اعمال در اندازه گيري دما توسط RTD
عنوان به زبان ديگر :
Frequency compensation design of three-stage CMOS OTA amplifier, applicable to temperature measurement by RTD
پديدآورندگان :
آسيابي طيبه tasiyabi@gmail.com شركت توليد و بهره برداري سد و نيروگاه دز , حسيني پويا سيد جعفر hosseinipouya55@gmail.com دانشگاه آزاد اسلامي، واحد ايذه
تعداد صفحه :
8
كليدواژه :
تقويت كننده , توان مصرفي پايين , جبران ساز فركانسي بلوك تفاضلي , ضرايب كارايي , RTD
سال انتشار :
1402
عنوان كنفرانس :
اولين كنفرانس بين المللي و هفتمين كنفرانس ملي مهندسي برق و سيستم‌هاي هوشمند
زبان مدرك :
فارسي
چكيده فارسي :
پارامترهاي فرآيند، در صنعت يا نيروگاه بايد به طور مداوم نظارت و كنترل شوند. دما يكي از مهم ترين پارامترهايي است كه بايد توسط RTD كنترل شود كه براي تنظيم دامنه سيگنال، از تقويت كننده در خروجي پل وتستون بكار برده مي شود. در اين مقاله يك طرح جديد ارائه شده است كه توپولوژي جبران ساز فركانسي تقويت كننده ديفرانسيل (DACBFC) ناميده مي شود. ساختار ارائه شده مسير پيشرو را حذف كرده و مسير فيدبك را در شبكه جبران سازي، به طور همزمان تقويت مي كند. همچنين مدار ارائه شده تنها از يك خازن كوچك جبران ساز استفاده مي كند كه اين سبب كاهش سطح تراشه مي گردد. شبيه سازي مدار پيشنهادي با استفاده از تكنولوژي 0.18 μm CMOS در شبيه ساز HSPICE انجام شده است. نتايج شبيه‌سازي نشان مي‌دهد كه با همان بار خازني و اتلاف توان، فركانس افزايش واحد (UGF) را مي‌توان بيش از 10 برابر نسبت به جبران ميلر تو در تو معمولي بهبود بخشيد. پاسخ فركانس تقويت كننده پيشنهادي نشان مي دهد كه بهره DC مدار dB 100 و پهناي باند مدار MHz 3.4 با حاشيه فاز °67 مي باشند. تلفات توان مدار پيشنهادي نسبتاً خيلي پايين و در حدود Wμ 362 به ازاي منبع تغذيه 1.8 ولتي مي باشد.
كشور :
ايران
لينک به اين مدرک :
بازگشت