شماره ركورد كنفرانس :
5467
عنوان مقاله :
پياده سازي SOC بهينه مبدل زمان به ديجيتال با وضوح بالا
پديدآورندگان :
خزعل الفلوجي اوس سعد m.alzumorda@gmail.com دانشكده فني مهندسي، واحد اصفهان (خوراسگان)، دانشگاه آزاد اسلامي، اصفهان، ايران , سليمي عاطفه atefeh.salimi@gmail.com دانشكده فني مهندسي، واحد اصفهان (خوراسگان)، دانشگاه آزاد اسلامي، اصفهان، ايران
تعداد صفحه :
6
كليدواژه :
zynq , soc , tdc
سال انتشار :
1402
عنوان كنفرانس :
اولين كنفرانس بين المللي ايده هاي نو در مهندسي برق
زبان مدرك :
فارسي
چكيده فارسي :
صنعت امروز در تلاش است تا وظايف بيشتري با استفاده از روبات ها و هوش مصنوعي (AI)،به صورت مستقل انجام شود. مانند تشخيص نور و محدوده (LIDAR) مورد استفاده در ماشين‌ها خودمختار، حلقه فاز ديجيتال (DLL) و كاربردهاي مختلف زيست پزشكي. بسياري از اين برنامه ها براي دستيابي به عملكرد مورد انتظار نياز به اندازه گيري زمان بسيار دقيق دارند. طراحي مداري كه بتواند به دقت نانوثانيه يا حتي پيكو ثانيه دست يابد، مي تواند كارايي اين سيستم ها به طور چشمگيري بهبود دهد. مداري با چنين عملكردي نيز بايد جمع و جور و كم مصرف باشد. مبدل هاي زمان به ديجيتال (TDC) مدارهايي هستند كه اندازه گيري زمان را به ديجيتال تبديل مي كنند. در اين پايان نامه يك مبدل زمان به ديجيتال با وضوح بالا (TDC) بر روي سيستم روي تراشه (SoC) 28 نانومتري كاملاً قابل برنامه ريزي Zynq 7010. پياده سازي شد. TDC بر اساس يك خط تاخير tapped داخلي اندازه گيري زمان با دقت بالاست. نتايج شبيه سازي نشان دهنده عملكرد بالاي طراحي، با سرعت كلاك بالاي350 مگاهرتز و وضوح زماني زير 20 پيكوثانيه است. قطعه مورد استفاده تراشه Zynq با دو هسته ARM و يك هسته FPGA است. TDC طراحي شده از IP هاي AXI_GPIO و BRAM براي استاندارد سازي با باس AXI و قابليت ذخيره سازي ديتا استفاده مي كند و بصورت كاستوم طراحي مي شود. اين مساله قابليت استفاده از آن را بصورت چند كاناله و در ارتباط با واحد PS مربوط به Zynq قرار مي دهد.
كشور :
ايران
لينک به اين مدرک :
بازگشت