شماره ركورد كنفرانس :
5518
عنوان مقاله :
طراحي مدار جمع كننده برگشت پذير n+1 بيتي با استفاده از پيشنهاد يك بلوك برگشت پذير موثر با قابليت حفظ توازن
پديدآورندگان :
طالبي محمد شركت برق منطقه اي خوزستان , يزدان ست الهام دانشگاه شهيد بهشتي
كليدواژه :
محاسبات كوانتومي , منطق برگشت پذير , قابليت حفظ توازن , جمع كننده
عنوان كنفرانس :
اولين كنفرانس بين المللي و ششمين كنفرانس ملي كامپيوتر، فناوري اطلاعات و كاربردهاي هوش مصنوعي
چكيده فارسي :
در سيستم هاي نانوتكنولوژي، محاسبات كوانتومي مي توانند در بهينه سازي توان مصرفي مدارهاي CMOS با توان مصرفي كم استفاده شوند در اين سيستم ها توان پايين بهره گيري از محاسبات كوانتومي و فناوري نانو، استفاده از منطق برگشت پذيرمي باشد. در سال هاي اخير توجه محققان براي طراحي مدارهايي با هدف كاهش اتلاف انرژي و كاربرد در محاسبات كوانتومي، بهينه سازي مصرف توان، حداقل سازي مدار در مقياس نانو و حداقل سازي حرارت توليدي، سبب شد تا منطق برگشت پذير نقش مهمي در دنياي ديجيتال ايفا كند به اين دليل كه در سيستم هاي مبتني بر نانوتكنولوژي، محاسبات كوانتومي مي توانند در بهينه سازي توان مصرفي مدارهاي CMOS با توان مصرفي كم استفاده شوند. در اين مقاله، ابتدا يك بلوك برگشت پذير جديد با قابليت حفظ توازن پيشنهاد شده است. سپس، با استفاده از بلوك پيشنهادي برگشت پذير كه نگهدارنده پريتي نيز هست يك طراحي بهينه و موثر از مدار جمع كننده برگشت پذير RCA باقابليت حفظ توازن را پيشنهاد داده ايم از اين بلوك دياگرام مي توان براي طراحي مدارهاي مختلف استفاده كرد و در مقايسه ي با ساختارهاي پيشنهادي با نمونه هاي موجود، نشان مي دهد كه اين مدار در انجام محاسبات، كارآمدتر است.