عنوان مقاله :
مبدل زمان به ديجيتال رزولوشن بالا و توان مصرفي كم مبتني بر اسيلاتور حلقوي چند مسيره
عنوان به زبان ديگر :
High Resolution- Low Power TDC based on Multi-path Gated Ring Oscillator
پديد آورندگان :
اميري، اكرم دانشگاه زنجان , طوفان، سيروس دانشگاه زنجان
كليدواژه :
مبدل زمان به ديجيتال , GRO TDC , multi path GRO TDC , ADPLL
چكيده فارسي :
در ايـن مقاله طراحي يك مبدل زمان به ديجيتال 12 بيتي رزولوشن بالا و توان مصرفي كم مبتني بر اسيلاتور حلقوي چندمسيره (Multi-Path Gated Ring Oscillator) در تكنولوژي nm-CMOS130 بيان شده است. براي افزايش رزولوشن دو مسير گيت با رزولوشنهاي متفاوت، رزولوشن درشت و رزولوشن ريز، بهصورت ساختار ورنير استفاده شده است. تأخير گيت هر مسير تعيينكننده رزولوشن آن مسير و به دليل به كار بردن آنها در ساختار ورنير، اختلاف تأخير گيتهاي دو مسير بيانگر مقدار رزولوشن مؤثر اسـت. نتايج شبيهسازي مبدل زمان به ديجيتال، TDC، طراحيشده در سطح مداري نشان ميدهند كه اين TDC داراي رزولوشن درشت PS10، رزولوشن ريز PS8، رزولوشن مؤثر PS2 و رنج ديناميكي ns8 است. مقادير DNL و INL آن به ترتيب برابر LSB6/0 و LSB2 است. همچنين متوسط توان مصرفي آن با ولتاژ تغذيه V2/1 در فركانس مرجع MHz50 برابر mW5/4 است.
چكيده لاتين :
This paper presents the design of a high resolution- low power 12-Bit Time-to-Digital Converter (TDC) based on Multi Path Gated Ring Oscillator (M-path GRO) in 130nm CMOS-TSMC technology. Using 2 M path GRO with different resolutions، coarse and fine resolutions، in Vernier structure enhances the effective resolution of the TDC. The designed M-path GRO TDC realized in 130nm CMOS-TSMC technology at circuit level. Simulation results show that the coarse، fine and effective resolutions of this TDC are 10PS، 8PS، 2PS respectively، and it has 8nS dynamic range. In addition، the DNL and INL of this TDC are 0.6LSB and 2LSB. The power consumption of designed TDC is 4.5mw with 1.2V power supply at 5 MSPS.
عنوان نشريه :
مهندسي برق دانشگاه تبريز
عنوان نشريه :
مهندسي برق دانشگاه تبريز