شماره ركورد :
1014968
عنوان مقاله :
ارائه يك ساختار جديد براي اينورترهاي منبع ولتاژ چند سطحي تك فاز بر مبناي كاهش تعداد كليدهاي نيمه‌هادي
عنوان به زبان ديگر :
A New Topology for Single Phase Voltage Source Multilevel Inverter Based on Reduction of Semiconductor Switches
پديد آورندگان :
فشكي فراهاني، حسن دانشگاه آزاد اسلامي واحد آشتيان - دانشكده فني و مهندسي
تعداد صفحه :
12
از صفحه :
97
تا صفحه :
108
كليدواژه :
اينورترهاي چندسطحي , كليدهاي دو طرفه , كاهش تعداد كليدهاي نيمه‌هادي , كاهش thd , مبدل تمام موج
چكيده فارسي :
در اين مقاله يك توپولوژي جديد براي اينورترهاي چند سطحي با استفاده از ماژول‌هاي چند سطحي و پل اينورتري ارائه شده است. يكي از ويژگي‌هاي اساسي اين توپولوژي كاهش چشمگير تعداد كليد‌هاي نيمه‌هادي و منابع تغذيه با افزايش تعداد سطوح ولتاژ خروجي مي‌باشد. براي اين ساختار آلگوريتمي جهت تعيين اندازه منابع ولتاژهاي dc ارائه شده است. همچنين نحوه تعيين تعداد بهينه الما‌‌ن‌هاي مدار از جمله تعداد كليد‌ها، مدار درايور و منابع تغذيه براي دستيابي به بيشترين سطح ولتاژ در خروجي بدست آمده است. براي توپولوژي پيشنهادي نحوه كليدزني و تعيين بازه‌هاي كليدزني به منظور كاهش thd ارائه شده كه با استفاده از اين روش كليدزني، مقدار thd حداقل شده است. جهت ارزيابي و تاييد عملكرد توپولوژي پيشنهادي يك نمونه اينورتر با تعداد سطوح 125 سطحي شبيه‌سازي شده است. همچنين براي نشان دادن قابليت ساختار پيشنهادي يك نمونه شكل موج ولتاژ محتوي هارمونيك‌هاي مرتبه پنجم و هفتم توسط اين ساختار توليد شده و نتايج بدست آمده مورد ارزيابي قرار گرفته است.
چكيده لاتين :
This paper proposes a new topology for three phase cascaded multilevel converter based on multilevel modules (MLM) and three-phase bridge. The main advantages of the proposed topology, compared to the other topology converter are significantly reduction of the number of power switches and diodes as the number of output voltage levels increases. To achieve the proper levels in the output voltage, an algorithm is introduced to determine the value of DC sources. In the other part of this study, is introduced the determining the minimum values of switches, diode, DC sources, so on to gain the maximum levels at the output voltage. Also, how specifying the switching interval in order to reduce the total harmonic distortion (THD) is proposed that using this switching method, the output voltage THD is minimized. To show the validity of proposed topology, a 125 level three-phase inverter is designed and simulated using PSpice. In addition, to verify the performance of proposed configuration in desired output voltage generation, a sample output voltage containing 3th and 5th harmonic is generated using this topology and the obtained results are evaluated.
سال انتشار :
1397
عنوان نشريه :
مدل سازي در مهندسي
فايل PDF :
7496550
عنوان نشريه :
مدل سازي در مهندسي
لينک به اين مدرک :
بازگشت